AlkantarClanX12

Your IP : 3.16.75.156


Current Path : /usr/share/locale/pt_BR/LC_MESSAGES/
Upload File :
Current File : //usr/share/locale/pt_BR/LC_MESSAGES/opcodes.mo

��s��LLKh4���3� u� �Q!��!8�"=�"7#tG#F�#k$}o$K�$w9%��%�B&[�&�('[�'�(��(�1)��)(P*(y*(�*/�*1�*B-+%p+%�+1�+.�+?,<],?�,C�,(-(G-2p-E�-1�-9.1U.?�.(�.�.)/.//^/k/"{/%�//�/.�/$#0H0f0
r0�0�0�0�0	�0�0	1151P1c1y1�1(�1�1�12 !2B2a2|2�2�2�2�2=3&?3f3u3$�3"�3*�3443<4p4
�4D�4C�4+5&C5%j5)�5%�5!�5!6$$6I6:e61�69�667C78Z7�7"�7�7�7�78"888N8!f8�8'�8'�8�879BC9�9"�9#�9�9::4:!N:5p:&�:'�:/�:)%;/O;;b�;.</<G<c<~<�<)�<%�<#�<%=+@=+l=1�=1�=%�=+">1N>1�>�>!�>%�>?<*?g?#�?2�?"�?*@++@ W@x@�@/�@�@�@A .AOAhA+}A�A�A�A%�A$ BEB0`B0�B#�B*�B%C77C!oC!�C5�C"�C+D 8D YD zD�D+�D2�D2E)MEwE�E)�E!�E'�E'F'@FhF�F�F�F�F�F�FG5GSGqG�G"�G�G"�G�GH,HDHaH!~H�H�H �H�HI!I<IMIdI%�I�I�I�I2�I0J+@J.lJ1�J�J�J%�J"K8K(NK%wK&�K�K&�K L$L9L)PL%zL�L�L�L&�LM'M;M&OMvM�M�M!�M�M;�MN
3N$>N%cN+�N/�N+�NO*O&IOpO2�O2�O2�O4P,RPP)�P�P�P(�PQ9Q!UQ wQ�Q�Q�Q�Q�Q
RR3RGR[RoR(�R%�R�R�R�R!S+7S'cS�S�S�S�S�ST%(TNTeT5}T�T-�T;U/=U	mUwU�U�U�U�U�U�U V!V:V#YV"}V"�V �V�V�VW0W&HWoW�W�W�W�YM�YLZ:fZ��Z@g[x�[�!\��\8m]B�]:�]n$^O�^j�^~N_N�_y`��`�9af�a�@bf�b�Gc��c��d�1e4�e4(f4]f-�f0�fB�f04g0eg1�g.�g?�g<7h?thH�h%�h%#i1IiE{i/�i9�i1+jA]j%�j�j+�j.k
7kEk'Zk*�k6�k5�k%l"@l
clnlzl�l �l �l�l%m-m%<m'bm�m�m�m�m:�m$nBn'an(�n'�n�n�n%o%<obo!}oM�o*�op'p#Dp"hp,�p�p �p:�p(q
=qXHqV�q/�q*(r'Sr+{r'�r#�r#�r&s>s:Zs2�s:�s:t">tFat�t*�t�tuu7uQuku�u)�u#�u<�u<.vkv8�vT�v$w$=w%bw&�w�w�w+�w0xDCx/�x0�x:�x2$y@Wy$�ym�y2+z^zuz�z�z�z/�z({2:{(m{-�{/�{1�{1&|(X|,�|3�|3�|)}#@}1d}�}E�}/�},#~0P~&�~-�~4�~#5/e5����)�;�"Z�8}���!Ԁ'��1�0P�-��C��C�67�?n�>��9�.'�)V�?��)��-�#�#<�#`�"��1��8ل8�/K�{���.��!ۅ,��,*�,W�������І�"� '� H� i� ����ć/ۇ�+�%I�%o���!��3Έ,�/�J�)a�����Ɖ���%�&:�a�}���;��2�,�4K�6��$��܋*��<�0Z�-��.��%�4� C�d���;��(ڍ"�&�@�(Y�������*ώ��� �(5�^�:r�"��
Џ&ޏ*�20�6c�?��ڐ*��@$�e�7{�7��7�9#�1]���+��Ԓ �0�&5�\�/{�$��"Г��&�B�^�w�������ה%�-�C�#Z�~�.��2Ǖ(�� #�D�d�$x�$��#–/��.�;I�&��:��H�<0�
m�!x�������ј*��%8�^�!{�(��'ƙ'�%�<�\�x���+��$ܚ����a�;Y_���r�R]$�XQ
�81
�cZ4rsVP6i|�BBDE���^W*]�"f�*�)��	\�XD��J��%l����T�#F�gK<[n	k�P����Zb��>I3)/,j}�L�'1H.gQ��N�-5b�:��R�@2��G�-��<�et�M`����(�h;�'��q~{\=�6���2�d
�`E���?+����k��lJ0oHU&.!�u=����(9��A778S�C:W%p#�pa�f�n�4�T���_/d �UO�m����A��I
wS�F�L�KmN�x ��e�[�V�ho9"Y$c0MG�+�^s��,�q�j�O�5?�3������i>&��zy�!�v@C

  For the options above, The following values are supported for "ARCH":
   
  For the options above, the following values are supported for "ABI":
   
  aliases            Do print instruction aliases.

  cp0-names=ARCH           Print CP0 register names according to
                           specified architecture.
                           Default: based on binary being disassembled.

  debug_dump         Temp switch for debug trace.

  fpr-names=ABI            Print FPR names according to specified ABI.
                           Default: numeric.

  gpr-names=ABI            Print GPR names according to specified ABI.
                           Default: based on binary being disassembled.

  hwr-names=ARCH           Print HWR names according to specified 
                           architecture.
                           Default: based on binary being disassembled.

  msa                      Recognize MSA instructions.

  no-aliases               Use canonical instruction forms.

  no-aliases         Don't print instruction aliases.

  no-aliases    Disassemble only into canonical instructions, rather
                than into pseudoinstructions.

  numeric       Print numeric register names, rather than ABI names.

  reg-names=ABI            Print GPR and FPR names according to
                           specified ABI.

  reg-names=ARCH           Print CP0 register and HWR names according to
                           specified architecture.

  virt                     Recognize the virtualization ASE instructions.

  xpa                      Recognize the eXtended Physical Address (XPA)
                           ASE instructions.

The following AARCH64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following ARC specific disassembler options are supported for use 
with -M switch (multiple options should be separated by commas):

The following ARM specific disassembler options are supported for use with
the -M switch:

The following MIPS specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following PPC specific disassembler options are supported for use with
the -M switch:

The following RISC-V-specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following S/390 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following i386/x86-64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

Warning: disassembly may be wrong due to guessed opcode class choice.
Use -M<class[,class]> to select the correct opcode class(es).
				  addr16      Assume 16bit address size
  addr32      Assume 32bit address size
  addr64      Assume 64bit address size
  amd64       Display instruction in AMD64 ISA
  att         Display instruction in AT&T syntax
  att-mnemonic
              Display instruction in AT&T mnemonic
  data16      Assume 16bit data size
  data32      Assume 32bit data size
  dpfp            Recognize FPX DP instructions.
  dsp             Recognize DSP instructions.
  fpud            Recognize double precision FPU instructions.
  fpuda           Recognize double assist FPU instructions.
  fpus            Recognize single precision FPU instructions.
  hex             Use only hexadecimal number to print immediates.
  i386        Disassemble in 32bit mode
  i8086       Disassemble in 16bit mode
  intel       Display instruction in Intel syntax
  intel-mnemonic
              Display instruction in Intel mnemonic
  intel64     Display instruction in Intel64 ISA
  quarkse_em      Recognize FPU QuarkSE-EM instructions.
  spfp            Recognize FPX SP instructions.
  suffix      Always display instruction suffix in AT&T syntax
  x86-64      Disassemble in 64bit mode
# <dis error: %08lx># internal error, undefined modifier (%c)# internal error, undefined operand in `%s %s'$<undefined>%02x		*unknown*%d unused bits in i386_cpu_flags.
%d unused bits in i386_operand_type.
%dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number%s: %d: Missing `)' in bitfield: %s
%s: %d: Unknown bitfield: %s
%s: Error: %s: Warning: 'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*unknown operands type: %d**unknown*21-bit offset out of range64-bit address is disabled<function code %d><illegal instruction><illegal precision><internal disassembler error><internal error in opcode table: %s %s>
<unknown register %d>ABORT: unknown operandAddress 0x%s is out of bounds.
Assume all insns are Thumb insnsAttempt to find bit index of 0Bad case %d (%s) in %s:%d
Bad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.CpuMax != %d!
Disassemble "register" namesDisassemble in ESA architecture modeDisassemble in z/Architecture modeDon't know how to specify # dependency %s
Don't understand 0x%x 
Error: read from memory failedExamine preceding label to determine an insn's typeGPR odd is illegalHmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d
IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d
IC:%s [%s] has no terminals or sub-classes
IC:%s has no terminals or sub-classes
Immediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Internal disassembler errorInternal error:  bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
Internal error: bad sparc-opcode.h: "%s" == "%s"
Internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
Internal: Non-debugged code (test-case missing): %s:%dInvalid size specifierLP_COUNT register cannot be used as destination registerLabel conflicts with `Rx'Label conflicts with register nameMissing '#' prefixMissing '.' prefixMissing 'pag:' prefixMissing 'pof:' prefixMissing 'seg:' prefixMissing 'sof:' prefixName well-known globalsNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Print unknown instructions according to length from first two bitsRegister list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validSR/SelID is out of rangeSelID is out of rangeSelect raw register namesSelect register names used by GCCSelect register names used in ARM's ISA documentationSelect register names used in the APCSSelect register names used in the ATPCSSelect special register names used in the ATPCSSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The following WebAssembly-specific disassembler options are supported for use
with the -M switch:
The percent-operator's operand is not a symbolUIMM = 00000 is illegalUIMM values >15 are illegalUIMM values >7 are illegalUnknown bitfield: %s
Unknown error %d
Unrecognised disassembler CPU option: %s
Unrecognised disassembler option: %s
Unrecognised register name set: %s
Unrecognized disassembler option: %s
Unrecognized field %d while building insn.
Unrecognized field %d while decoding insn.
Unrecognized field %d while getting int operand.
Unrecognized field %d while getting vma operand.
Unrecognized field %d while parsing.
Unrecognized field %d while printing insn.
Unrecognized field %d while setting int operand.
Unrecognized field %d while setting vma operand.
Value is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: disassembly unreliable - not enough bytes availableWarning: illegal as 2-op instrWarning: illegal as emulation instrWarning: reserved use of A/L and B/W bits detectedWarning: rsrc %s (%s) has no chks
Warning: rsrc %s (%s) has no chks or regs
Warning: unrecognised CALLA addressing modeaccepted values are from -1 to 6address register in load rangeaddress writeback expectedattempt to set y bit when using + or - modifierbad instruction `%.50s'bad instruction `%.50s...'bit,base is out of rangebit,base out of range for symbolbranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte relocation unsupportedcan't cope with insert %d
can't create i386-init.h, errno = %s
can't create i386-tbl.h, errno = %s
can't find %s for reading
can't find i386-opc.tbl for reading, errno = %s
can't find i386-reg.tbl for reading, errno = %s
can't find ia64-ic.tbl for reading
cannot use odd number destination registercannot use odd number source registercgen_parse_address returned a symbol. Literal required.class %s is defined but not used
displacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s
dsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerfirst register of the range should be r13floating-point immediate expectedfloating-point value must be 0.0 or 1.0floating-point value must be 0.5 or 1.0floating-point value must be 0.5 or 2.0illegal L operand valueillegal bitmaskillegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate too big for element sizeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedincompatible L operand valueindex register in load rangeindex register xzr is not allowedinvalid %function() hereinvalid Ddd valueinvalid address type for operandinvalid addressing modeinvalid arithmetic immediateinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid immediate, must be 1, 2, or 4invalid mask fieldinvalid mfcr maskinvalid offsetinvalid operand.  type may have values 0,1,2 only.invalid position, should be 0, 16, 32, 48 or 64.invalid position, should be 0, 8, 16, or 24invalid position, should be 16, 32, 64 or 128.invalid position, should be one of: 0,4,8,...124.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register listinvalid register nameinvalid register number, should be blinkinvalid register number, should be fpinvalid register number, should be pclinvalid register offsetinvalid register operand when updatinginvalid replicated MOV immediateinvalid shift amountinvalid shift operatorinvalid size value must be on range 1-64.invalid size, should be 1, 2, 4, or 8invalid size, value must be invalid sprg numberinvalid tbr numberinvalid value for CMEM ld/st immediateinvalid value for immediatejump hint unalignedjunk at end of linelast register of the range doesn't fitmissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermost recent format '%s'
appears more restrictive than '%s'
multiple note %s not handled
multipliernegative immediate value not allowednegative or unaligned offset expectedno insns mapped directly to terminal IC %s
no insns mapped directly to terminal IC %s [%s]no shift amount allowed for 8-bit constantsnot a valid r0l/r0h pairoffset(IP) is not a valid formopcode %s has no class (ops %d %d %d)
operand is not zerooperand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)overlapping field %s->%s
overwriting note %d with note %d (IC:%s)
p0-p7 expectedparse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangereg pair must be contiguousreg pair must start from even regregister R30 is a limm indicatorregister element indexregister must be BLINKregister must be GPregister must be ILINK1register must be ILINK2register must be PCLregister must be R0register must be R1register must be R2register must be R3register must be SPregister must be either r0-r3 or r12-r15register name used as immediate valueregister numberregister number must be evenregister out of rangeregister source in immediate moveregister unavailable for short instructionsrotate expected to be 0, 90, 180 or 270rotate expected to be 90 or 270rsrc %s (%s) has no regs
shift amountshift amount must be 0 or 12shift amount must be 0 or 16shift amount must be 0 or 8shift amount must be a multiple of 16shift is not permittedshift operator expectedsource and target register operands must be differentstack pointer register expectedsyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)unable to change directory to "%s", errno = %s
undefinedunexpected address writebackunknownunknown	0x%02lxunknown	0x%04lxunknown constraint `%c'unknown operand shift: %x
unknown reg: %d
unrecognized form of instructionunrecognized instructionvalue must be a multiple of 16value must be in the range 0 to 240value must be in the range 0 to 28value must be in the range 0 to 31value must be in the range 1 to value must be power of 2value out of range 1 - 256vector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s option
width value is out of rangez0-z15 expectedz0-z7 expectedProject-Id-Version: opcodes 2.30.0
Report-Msgid-Bugs-To: bug-binutils@gnu.org
POT-Creation-Date: 2018-01-13 13:44+0000
PO-Revision-Date: 2018-01-15 15:17-0200
Last-Translator: Rafael Fontenelle <rffontenelle@gmail.com>
Language-Team: Brazilian Portuguese <ldpbr-translation@lists.sourceforge.net>
Language: pt_BR
MIME-Version: 1.0
Content-Type: text/plain; charset=UTF-8
Content-Transfer-Encoding: 8bit
Plural-Forms: nplurals=2; plural=(n > 1);
X-Generator: Virtaal 1.0.0-beta1
X-Bugs: Report translation errors to the Language-Team address.


  Para as opções acima, há suporte aos seguintes valores para "ARCH":
   
  Para as opções acima, há suporte aos seguintes valores para "ABI":
   
  aliases            Não exibe apelidos de instrução.

  cp0-names=ARCH           Emite nomes de registrador CP0 conforme a
                           arquitetura especificada.
                           Padrão: baseado no binário sendo desmontado.

  debug_dump         Opção temporária para depurar rastros.

  fpr-names=ABI            Emite nomes FPR conforme a ABI especificada.
                           Padrão: numérico.

  gpr-names=ABI            Emite nomes GPR conforme a ABI especificada.
                           Padrão: baseado no binário sendo desmontado.

  hwr-names=ARCH           Emite nomes HWR conforme a arquitetura 
                           especificada.
                           Padrão: baseado no binário sendo desmontado.

  msa                      Reconhece instruções MSA.

  no-aliases               Usa formas de instrução canônicas.

  no-aliases         Não exibe apelidos de instrução.

  no-aliases    Desmonta apenas em instruções canônicas, em vez de
                em pseudoinstruções.

  numeric       Emite nomes de registrador numérico, em vez de nomes de ABI.

  reg-names=ABI            Emite nomes GPR e FPR conforme a ABI
                           especificada.

  reg-names=ARCH           Emite registrador CP0 e nomes HWR conforme a
                           arquitetura especificada.

  virt                     Reconhece as instruções ASE de virtualização.

  xpa                      Reconhece as instruções ASE de
                           eXtended Physical Address (XPA).

As opções do desmontador específicas para AARCH64 a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para ARC a seguir não têm suporte 
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para ARM a seguir não têm suporte
ao uso com a opção -M:

As opções do desmontador específicas para MIPS a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para PPC a seguir não têm suporte
ao uso com a opção -M:

As opções do desmontador específicas para RISC-V a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para S/390 a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para i386/x86-64 a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

Aviso: desmontagem pode estar errada por conta da escolha adivinhada de classe
de código de operação.
Use -M<classe[,classe]> para selecionar classes corretas de código de operação.
				  addr16      Presume tamanho de endereço de 16bit
  addr32      Presume tamanho de endereço de 32bit
  addr64      Presume tamanho de endereço de 64bit
  amd64       Exibe instrução em AMD64 ISA
  att         Exibe instrução na sintaxe AT&T
  att-mnemonic
              Exibe instrução em mnemônico AT&T
  data16      Presume tamanho de dados de 16bit
  data32      Presume tamanho de dados de 32bit
  dpfp            Reconhece instruções FPX DP.
  dsp             Reconhece instruções DSP.
  fpud            Reconhece instruções double precision FPU.
  fpuda           Reconhece instruções double assist FPU.
  fpus            Reconhece instruções single precision FPU.
  hex             Usa apenas número hexadecimal para exibir imediatos.
  i386        Desmonta no modo 32bit
  i8086       Desmonta no modo 16bit
  intel       Exibe instrução na sintaxe Intel
  intel-mnemonic
              Exibe instrução na mnemônico Intel
  intel64     Exibe instrução em Intel64 ISA
  quarkse_em      Reconhece instruções FPU QuarkSE-EM.
  spfp            Reconhece instruções FPX SP.
  suffix      Sempre exibe sufixo da instrução na sintaxe AT&T
  x86-64      Desmonta no modo 64bit
# <erro de dis: %08lx># erro interno, modificador indefinido (%c)# erro interno, operando indefinido em "%s %s"$<indefinido>%02x		*desconhecido*%d bits não usados em i386_cpu_flags.
%d bits não usados em i386_operand_type.
%dsp16() leva um endereço simbólico, não um número%dsp8() leva um endereço simbólico, não um número%s: %d: Faltando ")" em bitfield: %s
%s: %d: Bitfield desconhecido: %s
%s: Erro: %s: Aviso: operador "LSL" não permitidooperador "ROR" não permitido(DP) deslocamento fora da faixa.(SP) deslocamento fora da faixa.(desconhecido)*tipo de operandos desconhecidos: %d**desconhecida*deslocamento de 21 bits fora da faixaendereço de 64 bits está desabilitado<código de função %d><instrução ilegal><precisão ilegal><erro interno do desmontador><erro interno na tabela de códigos de operação: %s %s>
<registrador %d desconhecido>ABORTAR: operando desconhecidoEndereço 0x%s está fora dos limites.
Presume que todos insns são insns ThumbTentativa de localizar índice bit de 0Case %d errado (%s) em %s:%d
Expressão errada de imediatoRegistrador errado no pós-incrementoRegistrador errado no pré-incrementoNome de registrador erradoGraaande problema em parse_imm16!Número de bit para registrador geral de indexação está fora da faixa 0-15Endereço em bytes exigido - deve ser par.CpuMax != %d!
Desmonta nomes de "register"Desmonta em modo de arquitetura ESADesmonta em modo de z/ArchitectureNão sei como especificar # dependência %s
Não entendo 0x%x 
Erro: leitura da memória falhouExamina rótulo anterior para determinar o tipo de um insnGPR ímpar é ilegalHmmmm 0x%xnota de IC %d para o código de operação %s (IC:%s) conflita com o recurso %s nota %d
nota de IC %d no o código de operação %s (IC:%s) conflita com o recurso %s nota %d
IC:%s [%s] possui nenhum terminal ou subclasse
IC:%s possui nenhum terminal ou subclasse
Imediato está fora da faixa -128 a 127Imediato está fora da faixa -32768 a 32767Imediato está fora da faixa -512 a 511Imediato está fora da faixa -7 a 8Imediato está fora da faixa -8 a 7Imediato está fora da faixa 0 a 65535Erro interno do desmontadorErro interno: sparc-opcode.h errado: "%s", %#.8lx, %#.8lx
Erro interno: sparc-opcode.h errado: "%s" == "%s"
Erro interno: sparc-opcode.h errado: "%s", %#.8lx, %#.8lx
Interno: Código não depurado (test-case faltando): %s:%dEspecificador de tamanho inválidoO registrador LP_COUNT não pode ser usado como registrador de destinoO rótulo conflita com "Rx"O rótulo conflita com nome de registradorFaltando o prefixo "#"Faltando o prefixo "."Faltando o prefixo "pag:"Faltando o prefixo "pof:"Faltando o prefixo "seg:"Faltando o prefixo "sof:"Nomeia globais bem conhecidosNenhuma relocação para imediato pequenoNão é um endereço relativo a pc.Apenas $sp ou $15 permitidos para esse código de operaçãoApenas $tp ou $13 permitidos para esse código de operaçãoO operando não é um símboloOperando fora da faixa. Deve estar entre -32768 e 32767.Emite instruções desconhecidas conforme o tamanho a partir dos primeiros dois bitsLista de registrador não é válidoRegistrador deve estar entre r0 e r7Registrador deve estar entre r8 e r15Número de registrador não é válidoSR/SelID está fora da faixaSelID está fora da faixaSeleciona nomes de registrador não tratadoSeleciona nomes de registradores usados pelo GCCSeleciona nomes de registradores usados em documentação ISA do ARMSelecione nomes de registradores usados no APCSSelecione nomes de registradores usados no ATPCSSelecione nomes de registradores especiais usados no ATPCSO operando pequeno não era um número de imediatoNúmero de registrado de propósito especial está fora da faixaErro de sintaxe: Nenhum ")" ao finalAs opções do desmontador específicas para WebAssembly a seguir não têm
suporte ao uso com a opção -M:
O operando do percent-operator não é um símboloUIMM = 00000 é ilegalvalores UIMM >15 são ilegaisvalores UIMM >7 são ilegaisBitfield desconhecido: %s
Erro %d desconhecido
Opção de CPU do desmontador desconhecida: %s
Opção do desmontador desconhecida: %s
Conjunto de nomes de registrador desconhecido: %s
Opção do desmontador desconhecida: %s
Campo %d não reconhecido ao construir insn.
Campo %d não reconhecido ao decodificar insn.
Campo %d não reconhecido ao obter operando int.
Campo %d não reconhecido ao obter operando vma.
Campo %d desconhecido durante análise.
Campo %d não reconhecido ao imprimir insn.
Campo %d não reconhecido ao definir operando int.
Campo %d não reconhecido ao definir operando vma.
Valor não está suficientemente alinhadoValor do operando A deve ser 0 ou 1palavra-chave W inválida no slot de operando FR.registrador W esperadoAviso: desmontagem não confiável - bytes insuficientes disponíveisAviso: ilegal como instrução de 2 operaçõesAviso: ilegal como instrução de emulaçãoAviso: uso reservado de bits A/L e B/W detectadoAviso: rsrc %s (%s) possui nenhum chk
Aviso: rsrc %s (%s) possui nenhum chk ou reg
Aviso: modo de endereçamento CALLA não reconhecidovalores aceitos estão entre -1 e 6registrador de endereço no intervalo de carregamentowriteback de endereço esperadotentativa de definir bit y ao usar modificador + ou -instrução "%.50s" erradainstrução "%.50s…" erradabit,base está fora da faixabit,base foram do intervalo para símbolooperando de desvio desalinhadodesvio para um deslocamento ímparvalor do desvio fora da faixa e para deslocamento ímparvalor do desvio fora da faixasem suporte a relocação de byteimpossível lidar com inserção de %d
não foi possível criar i386-init.h, errno = %s
não foi possível criar i386-tbl.h, errno = %s
não foi possível localizar %s para leitura
não foi possível localizar i386-opc.tbl para leitura, errno = %s
não foi possível localizar i386-reg.tbl para leitura, errno = %s
não foi possível localizar ia64-ic.tbl para leitura
não é possível usar registrador de destino de número ímparnão é possível usar registrador de origem de número ímparcgen_parse_address retornou um símbolo. Literal exigido.a classe %s está definida, mas não é usada
valor do deslocamento não está alinhadovalor do deslocamento está fora da faixa e não está alinhadovalor do deslocamento está fora da faixanão sei como especificar %% dependência %s
imediato dsp:16 está fora da faixaimediato dsp:20 está fora da faixaimediato dsp:24 está fora da faixaimediato dsp:8 está fora da faixaesperando endereço relativo a got: got(símbolo)esperando endereço relativo a got: gotoffhi16(símbolo)esperando endereço relativo a got: gotofflo16(símbolo)esperando endereço relativo a gp: gp(símbolo)operador de extensão esperadoregistro estranhoprimeiro registrador de intervalo deve ser r13imediato ponto flutuante esperadovalor de ponto flutuante deve ser 0.0 ou 1.0valor de ponto flutuante deve ser 0.5 ou 1.0valor de ponto flutuante deve ser 0.5 ou 2.0valor ilegal de operando Lmáscara de bits ilegalvalor de imediato ilegaluso ilegal de parêntesesimm10 está fora da faixaimediato imm:6 está fora da faixaimediato está fora da faixa 0-7imediato está fora da faixa 1-2imediato está fora da faixa 1-8imediato está fora da faixa 2-9deslocamento de imediatoimediato fora da faixaimediato grande demais para tamanho de elementovalor de imediatovalor de imediato não pode ser registradorvalor de imediato está fora da faixavalor de imediato está fora da faixazero imediato esperadovalor incompatível de operando Lregistrador de índice no intervalo de carregamentoregistrador de índice xzr não é permitido%function() inválida aquivalor de Ddd inválidotipo de endereço inválido para operandomodo de endereço inválidoimediato aritmético inválidoopção condicional inválidaconstante inválidaacesso a contador inválidooperador de extensão/troca inválidoimediato inválido, deve ser 1, 2 ou 4campo de máscara inválidomáscara de mfcr inválidadeslocamento inválidooperando inválido; tipo pode ter somente os valores 0,1,2.posição inválida, deve ser 0, 16, 32, 48 ou 64.posição inválida, deve ser 0, 8, 16 ou 24posição inválida, deve ser 16, 32, 48, 64 ou 128.posição inválida, deve ser um dentre: 0,4,8,...124.quantidade pós-incremento inválidaregistrador inválidoregistrador inválido para ajuste da pilhalista de registrador inválidanome de registrador inválidonúmero de registrador inválido, deve ser blinknúmero de registrador inválido, deve ser fpnúmero de registrador inválido, deve ser pcldeslocamento de registrador inválidooperando de registro inválido durante atualizaçãoimediato MOV replicado inválidoquantidade de troca inválidaoperador de troca inválidovalor de tamanho inválido deve estar no intervalo de 1-64.tamanho inválido, deve ser 1, 2, 4 ou 8tamanho inválido, valor deve ser número de sprg inválidonúmero de tbr inválidovalor inválido para imediato ld/st CMEMvalor inválido para imediatodica de salto desalinhadalixo no fim da linhaúltimo registrador do intervalo não cabefaltando ")"faltando "]"faltando o operador de extensãomnemônico faltando na string de sintaxefaltando o registroformato mais recente "%s"
parece mais restritiva que "%s"
múltiplas notas %s não tratadas
multiplicadorvalor negativo imediato não permitidoposição negativa ou desalinhada esperadanenhum insn mapeado diretamente ao terminal IC %s
nenhum insn mapeado diretamente ao terminal IC %s [%s]nenhuma quantidade de troca permitida para constantes de 8 bitsnão é um par r0l/r0h válidodeslocamento(IP) não é uma forma válidao código de operação %s possui nenhuma classe (ops %d %d %d)
operando não é zerooperando fora da faixa (%ld não está entre %ld e %ld)operando fora da faixa (%ld não está entre %ld e %lu)operando fora da faixa (%lu não está entre %lu e %lu)operando fora da faixa (0x%lx não está entre 0 e 0x%lx)operando fora da faixa (não está entre 1 e 255)sobrepondo campo %s->%s
sobrescrevendo nota %d com nota %d (IC:%s)
p0-p7 esperadoparse_addr16: opindex inválido.operando do percent-operator não é um símbolovalor da posição está fora da faixapar de regs deve ser contíguodupla de reg deve iniciar a partir do mesmo regregistrador R30 é um indicador limmíndice de elemento de registradorregistrador deve ser BLINKregistrador deve ser GPregistrador deve ser ILINK1registrador deve ser ILINK2registrador deve ser PCLregistrador deve ser R0registrador deve ser R1registrador deve ser R2registrador deve ser R3registrador deve ser SPregistrador deve ser r0-r3 ou r12-r15nome do registrador usado como valor imediatonúmero de registradornúmero de registrador deve ser parregistrador fora da faixaorigem de registrador no movimento de imediatoregistrador indisponível para instruções curtasrotação esperado ser 0, 90, 180 ou 270rotação esperado ser 90 ou 270rsrc %s (%s) possui nenhum reg
quantidade de trocaquantidade de troca deve ser 0 ou 12quantidade de troca deve ser 0 ou 16quantidade de troca deve ser 0 ou 8quantidade de troca deve ser um múltiplo de 16troca não é permitidaoperador de troca esperadooperandos de registrador origem e alvo devem ser diferentesregistro de ponteiro de pilha esperadoerro de sintaxe (esperado caractere "%c", encontrado "%c")erro de sintaxe (esperado caractere "%c", encontrado fim de instrução)não foi possível alterar diretório para "%s", errno = %s
indefinidowriteback de endereço inesperadodesconhecidodesconhecido	0x%02lxdesconhecido	0x%04lxrestrição "%c" desconhecidadeslocamento de operando desconhecido: %x
registrador desconhecido: %d
forma de instrução não reconhecidainstrução não reconhecidavalor deve ser um múltiplo de 16valor deve estar no intervalo de 0 a 240valor deve estar no intervalo de 0 a 28valor deve estar no intervalo de 0 a 31valor deve estar no intervalo de 1 a valor de ser uma potência de 2valor fora da faixa 1 - 256vector5 está fora da faixavector8 está fora da faixaaviso: ignorando opção -M%s desconhecida
valor da largura está fora da faixaz0-z15 esperadoz0-z7 esperado